很多客戶經(jīng)常會問:PCB線路板設(shè)計常會遇到哪些問題?下面就讓專業(yè)PCB廠家來告訴你。
1、為什么布線的時候盡量不要跨電源分割?
因為信號跨越了不同電源層后,它的回流途徑變長,容易受到干擾。當(dāng)然對于低速的信號是可以的,對于高速信號就要認(rèn)真檢查,盡量不要跨越。
2、有些單板會有對外的輸入輸出界面,如果對它們的接地設(shè)計得不好也會影響到正常工作,并且會成為對外的電磁干擾源,把板內(nèi)的噪聲向外發(fā)送。一般來說會單獨分割出一塊獨立的界面地,與信號地的連接采用細(xì)的走線連接,可以串上 0 歐姆或者小阻值的電阻。
3、常見的接地符: PE,PGND,FG-保護(hù)地或機殼;GND-工作地;DGND-數(shù)字地; AGND-模擬地;LGND-防雷保護(hù)地。
4、PCB板材如何選擇?
選擇 PCB板材必須在滿足設(shè)計需求和可量產(chǎn)性及成本中間取得平衡點。設(shè)計需求包含電氣和機構(gòu)這兩部分。就電氣而言,要注意介電常數(shù)和介質(zhì)損在所設(shè)計的頻率是否合用。
5、如何避免高頻干擾?
基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串?dāng)_??捎美蟾咚傩盘柡皖惐刃盘栔g的距離;還要注意數(shù)位地對類比地的噪聲干擾。
6、差分對的布線為何要適當(dāng)?shù)目拷移叫校?/p>
所謂適當(dāng)?shù)目拷且驗檫@間距會影響到差分阻抗的值, 此值是設(shè)計差分對的重要參數(shù)。需要平行也是因為要保持差分阻抗的一致性。若兩線忽遠(yuǎn)忽近 , 差分阻抗就會不一致 ,就會影響信號完整性及時間延遲。
7、添加測試點會不會影響高速信號的質(zhì)量?
這就要看加測試點的方式和信號到底多快而定?;旧贤饧拥臏y試點可能加在線上或是從在線拉一小段線出來。前者相當(dāng)于是加上一個很小的電容在線上,后者則是多了一段分支。這兩個情況都會對高速信號多多少少會有點影響,影響的程度就跟信號的頻率速度和信號緣變化率有關(guān)。
*本站所有相關(guān)知識僅供大家參考、學(xué)習(xí)之用,部分來源于互聯(lián)網(wǎng),其版權(quán)均歸原作者及網(wǎng)站所有,如無意侵犯您的權(quán)利,請與小編聯(lián)系,我們將會在第一時間核實,如情況屬實會在3個工作日內(nèi)刪除;如您有優(yōu)秀作品,也歡迎聯(lián)系小編在我們網(wǎng)站投稿! 7*24小時免費熱線: 135-3081-9739
文章關(guān)鍵詞:pcb設(shè)計,線路板廠家,PCB線路板掃碼快速獲取報價
135-3081-9739